Evaluare:
Cartea despre Verilog primește recenzii mixte, mulți lăudându-i claritatea și exemplele practice, în timp ce alții își exprimă dezamăgirea cu privire la profunzimea și acoperirea anumitor subiecte, în special pentru începători. Utilizatorii au remarcat probleme cu anumite ediții și vânzători, în special în ceea ce privește greșelile gramaticale din exemplarele tipărite.
Avantaje:Cartea este clară, concisă din punct de vedere tehnic și oferă multe exemple practice. Ea acoperă eficient limbajul Verilog și ajută utilizatorii să înțeleagă cum funcționează simulatoarele. Utilizatorii apreciază accentul pus pe Verilog 2001 și proiectele de exemplu ușor de gestionat care pot fi înțelese rapid. Cartea este recomandată proiectanților intermediari și are un index bun.
Dezavantaje:Unii cititori au considerat că această carte este prea axată pe simulare, neacoperind suficient modul în care construcțiile Verilog sunt compilate și netlisted. Are deficiențe în discutarea codului testbench și unele ediții pot fi slab tipărite, cu erori. Cartea poate să nu fie potrivită pentru începători, deoarece unele secțiuni pot fi haotice sau presupun cunoștințe anterioare. În plus, prețul este considerat ridicat de unii utilizatori.
(pe baza a 14 recenzii ale cititorilor)
The Verilog(r) Hardware Description Language
XV De la vechi la nou xvii Recunoștințe xx Verilog Un tutorial Introducere Noțiuni introductive 2 O descriere structurală 2 Simularea driverului binaryToESeg 4 Crearea de porturi pentru modul 7 Crearea unui testbench pentru modul 8 Modelarea comportamentală a circuitelor combinaționale 11 Modele procedurale 12 Reguli pentru sintetizarea circuitelor combinaționale 13 Modelarea procedurală a circuitelor secvențiale cu ceas 14 Modelarea mașinilor cu stare finită 15 Reguli pentru sintetizarea sistemelor secvențiale 18 Atribuire fără blocare (".
© Book1 Group - toate drepturile rezervate.
Conținutul acestui site nu poate fi copiat sau utilizat, nici parțial, nici integral, fără permisiunea scrisă a proprietarului.
Ultima modificare: 2024.11.08 07:02 (GMT)