A One-Semester Course in Modeling of VSLI Interconnections
Înțelegerea cantitativă a capacităților și inductanțelor parazite, a întârzierilor de propagare și a fenomenelor de diafonie asociate interconexiunilor metalice ale circuitelor integrate la scară foarte mare (VLSI) a devenit extrem de importantă pentru proiectarea optimă a circuitelor integrate de ultimă generație. Proiectarea optimă a circuitelor integrate de ultimă generație se bazează în mare măsură pe înțelegerea cantitativă a capacităților și inductanțelor parazite în întârzierile de propagare și fenomenele de diafonie asociate cu interconexiunile metalice ale circuitelor integrate la scară foarte mare (VSLI).
Acest lucru se datorează faptului că mai mult de 65% din întârzierile pe cipul circuitului integrat apar în interconexiuni și nu în tranzistorii de pe cip. Modelarea interconexiunilor VSLI va discuta tehnicile matematice necesare pentru a modela capacitățile parazite, inductanțele, întârzierile de propagare, zgomotul de diafonie și defecțiunile induse de electromigrație asociate cu interconexiunile în mediul realist de înaltă densitate de pe un cip. Această carte va fi prima de acest tip scrisă pentru un curs de un semestru privind modelarea matematică a interconexiunilor metalice pe un circuit VLSI.
În majoritatea instituțiilor din întreaga lume, acest curs va fi oferit la un nivel superior de licență și la un nivel universitar începător. Cartea va fi, de asemenea, de interes pentru inginerii practicieni din domeniu care caută o reîmprospătare rapidă a subiectului.
© Book1 Group - toate drepturile rezervate.
Conținutul acestui site nu poate fi copiat sau utilizat, nici parțial, nici integral, fără permisiunea scrisă a proprietarului.
Ultima modificare: 2024.11.08 07:02 (GMT)